找回密码
 立即注册
首页 业界区 安全 3-1 GPIO输出

3-1 GPIO输出

何玲 前天 18:40
3-1 GPIO输出

GPIO(General Purpose Input Output)通用输入输出口

可配置为8种输入输出模式
引脚电平:0V~3.3V,部分引脚可容忍5V(FT)
输出模式下可控制端口输出高低电平,用以驱动LED、控制蜂鸣器、模拟通信协议输出时序等
输入模式下可读取端口的高低电平或电压,用于读取按键输入、外接模块电平信号输入、ADC电压采集、模拟通信协议接收数据等
GPIO基本结构

1.png

GPIOA 的第一个接口命名为PA0,每个GPIO接口都有16个接口;STM32寄存器为32位,但是只有16的端口,所以寄存器只有低16位有接口;所有GPIO接口都在APB2总线下。
GPIO位结构
2.png


施密特触发器:对信号设置上下阈值,防止信号不稳定产生抖动现象。
位设置/清除寄存器:可以单独设置某一位,而不影响其它位。
输出控制后的三极管:
​        在推挽输出模式下:P-MOS和N-MOS均有效;数据寄存器为1时,上管导通,下管断开,输出直接接到VDD上,就是输出高电平;数据寄存器为0时,上管断开,下管导通,输出直接接到VSS上,就是输出低电平;
​        在开漏输出模式下,P-MOS无效,只有N-MOS有效。数据寄存器为1时,下管断开,输出相当于断开;数据寄存器为0时,下管导通,输出直接接到VSS上,输出低电平;(在这种模式下,只有低电平有驱动能力,可以作为通信协议的输出模式,还可以作为输出5V的电平信号,用来兼容5V的电平设备)
​        在关闭模式下,两个MOS管都关闭,输出的引脚设置为输入模式,
GPIO模式

输入模式

3.png

4.png

5.png

6.png

模式名称性质特征浮空输入数字输入可读取引脚电平,若引脚悬空,则电平不确定上拉输入数字输入可读取引脚电平,内部连接上拉电阻,悬空时默认高电平下拉输入数字输入可读取引脚电平,内部连接下拉电阻,悬空时默认低电平模拟输入(ADC)模拟输入GPIO无效,引脚直接接入内部ADC开漏输出数字输出可输出引脚电平,高电平为高阻态,低电平接VSS推挽输出数字输出可输出引脚电平,高电平接VDD,低电平接VSS复用开漏输出数字输出由片上外设控制,高电平为高阻态,低电平接VSS复用推挽输出数字输出由片上外设控制,高电平接VDD,低电平接VSS在输出模式中允许输入,但是在输入模式中不允许输出。(一个端口只能有一个输出,但是可以存在多个输入)

来源:程序园用户自行投稿发布,如果侵权,请联系站长删除
免责声明:如果侵犯了您的权益,请联系站长,我们会及时删除侵权内容,谢谢合作!

相关推荐

您需要登录后才可以回帖 登录 | 立即注册